サイト内検索

詳細検索

ヘルプ

セーフサーチについて

性的・暴力的に過激な表現が含まれる作品の表示を調整できる機能です。
ご利用当初は「セーフサーチ」が「ON」に設定されており、性的・暴力的に過激な表現が含まれる作品の表示が制限されています。
全ての作品を表示するためには「OFF」にしてご覧ください。
※セーフサーチを「OFF」にすると、アダルト認証ページで「はい」を選択した状態になります。
※セーフサーチを「OFF」から「ON」に戻すと、次ページの表示もしくはページ更新後に認証が入ります。

送料無料 日付更新(2017年7月)

【HB】お店とネット利用で最大200ポイントプレゼントキャンペーン(~9/30)

目次

  • 1 コンピュータ入門
    • 1.1 コンピュータの概要
    • 1.2 コンピュータ内言語表現
    • 1.3 数値表現
    • 1.4 文字コード表現(人間社会における文字の表現)
    • 1.5 2の補数を使った加減算
  • 2 計算モデルとプログラムモデル
    • 2.1 データフローモデルとコントロールフローモデル
    • 2.2 シリアル処理とプログラムカウンタの導入
    • 2.3 中間結果格納用高速メモリの導入
    • 2.4 プログラムの流れ制御-分岐処理-
    • 2.5 命令間の従属性とプログラミング
    • 2.6 レジスタ計算モデルとスタック計算モデル,キュー計算モデル
  • 3 プログラムの基礎
    • 3.1 コンピュータの概念
    • 3.2 命令の種類とニモニック表現
    • 3.3 サブルーチン処理の概念
    • 3.4 割込みの概念
    • 3.5 プログラムのメモリアドレス従属性
    • 3.6 プログラムの変換
    • 3.7 変数とメモリ構造
    • 3.8 オペレーティングシステムとプロセッサ構造
  • 4 命令セットアーキテクチャ
    • 4.1 可変長命令セットと一定長命令セット
    • 4.2 処理データ長と表現データ長
    • 4.3 正の整数表現と符号付き数値表現と命令セット
    • 4.4 命令形式と命令長
    • 4.5 命令のメモリアドレス指定方法
    • 4.6 アドレス指定方法とプログラムのメモリアドレス従属性
    • 4.7 プログラムのリンク
  • 5 プロセッサの設計
    • 5.1 基本構造と基本動作
    • 5.2 メモリの基本
    • 5.3 プロセッサの設計
    • 5.4 メモリアクセス命令の実行機構の設計
    • 5.5 制御命令の実行機構
    • 5.6 サブルーチンコール実行機構
    • 5.7 割込み実行機構
    • 5.8 プロセッサの全体構造
    • 5.9 制御構造
  • 6 パイプライン処理
    • 6.1 パイプライン処理の原理
    • 6.2 パイプライン処理の性能評価
    • 6.3 パイプラインハザード
    • 6.4 分岐予測とブランチターゲットバッファ
    • 6.5 パイプライン処理における割込み
    • 6.6 パイプラインプロセッサの構造
  • 7 仮想メモリ
    • 7.1 マルチプログラミング実行とメモリ断片化
    • 7.2 ページング
    • 7.3 マルチ仮想アドレス空間による仮想メモリシステム
    • 7.4 単一仮想アドレス空間による仮想メモリシステム
  • 8 キャッシュメモリ
    • 8.1 フルアソシアティブ連想メモリ
    • 8.2 キャッシュメモリ
    • 8.3 キャッシュメモリの性能
    • 8.4 キャッシュメモリの階層化
  • 9 スーパスカラプロセッサ
    • 9.1 プログラム内の従属性と並列性
    • 9.2 従属性の除去と並列性の増加
    • 9.3 メモリに関する従属性
    • 9.4 インオーダ,アウトオブオーダ発行(実行)と結果書込み
    • 9.5 アウトオブオーダとシリアル等価性
    • 9.6 スーパスカラプロセッサの基本構造
    • 9.7 スーパスカラプロセッサの実行過程
  • 10 並列処理原理
    • 10.1 並列プログラム構造とコンピュータ構造の関係
    • 10.2 タスクグラフとクリティカルパス
    • 10.3 クリティカルパス法によるタスクスケジューリング
    • 10.4 CP/MISF法によるタスクスケジューリング
    • 10.5 並列コンピュータの分類と基本性能
    • 10.6 並列コンピュータの構造
    • 10.7 同期機構
  • 付録
    • A.1 演算回路
    • A.2 マルチプレクサとデマルチプレクサ
    • A.3 レジスタ回路
    • A.4 メモリ
    • A.5 バス
    • A.6 外部入出力装置
    • A.7 通信インタフェース
    • A.8 性能評価等
    • A.9 コンピュータ方式
    • A.10 MIPS命令セット例
    • A.11 コンピュータの歴史
  • 引用・参考文献
  • 演習問題解答
  • 索引

システム開発・設計 ランキング

システム開発・設計のランキングをご紹介します一覧を見る

前へ戻る

次に進む