サイト内検索

詳細検索

ヘルプ

セーフサーチについて

性的・暴力的に過激な表現が含まれる作品の表示を調整できる機能です。
ご利用当初は「セーフサーチ」が「ON」に設定されており、性的・暴力的に過激な表現が含まれる作品の表示が制限されています。
全ての作品を表示するためには「OFF」にしてご覧ください。
※セーフサーチを「OFF」にすると、アダルト認証ページで「はい」を選択した状態になります。
※セーフサーチを「OFF」から「ON」に戻すと、次ページの表示もしくはページ更新後に認証が入ります。

送料無料 日付更新(2017年7月)

【ネットストア】講談社全品ポイント最大10倍キャンペーン(~10/31)

目次

  • 第1章 序論
    • 1.1 マルチレート信号処理の例
    • 1.2 単一レートシステムとマルチレートシステムの構成法の比較
    • 1.3 本書の構成
  • 第2章 連続時間信号のサンプリングと復元
    • 2.1 連続時間信号のサンプリング
    • 2.2 サンプリングパルス信号のフーリエ変換と関連公式
    • 2.3 サンプリング定理
    • 2.4 離散時間信号から連続時間信号の復元
  • 第3章 サンプリングレート変換器の基本的構成
    • 3.1 離散時間信号並びに変換された信号
    • 3.2 デシメータ
    • 3.3 インタポレータ
    • 3.4 有理数比サンプリングレート変換器
  • 第4章 システムの等価関係
    • 4.1 基本的な等価関係
    • 4.2 ダウンサンプラとアップサンプラの縦続接続
  • 第5章 ポリフェーズ表現とフィルタのポリフェーズ実現
    • 5.1 離散時間信号のポリフェーズ表現
    • 5.2 FIRフィルタ伝達関数のタイプ1ポリフェーズ表現
    • 5.3 FIRフィルタのタイプ1ポリフェーズ実現
    • 5.4 IIRフィルタ伝達関数のタイプ1ポリフェーズ表現および実現
  • 第6章 デシメータの効率の良い構成法
    • 6.1 トランスバーサルフィルタを用いたデシメータ
    • 6.2 直接型Ⅱ構成IIRフィルタを用いたデシメータ
    • 6.3 ダウンサンプラと線形時不変システムの縦続接続における等価関係
    • 6.4 タイプ1ポリフェーズフィルタを用いたデシメータ
  • 第7章 インタポレータの効率の良い構成法
    • 7.1 転置型トランスバーサルフィルタを用いたインタポレータ
    • 7.2 直接型Ⅱ転置型構成IIRフィルタを用いたインタポレータ
    • 7.3 アップサンプラと線形時不変システムの縦続接続における等価関係
    • 7.4 タイプ1ポリフェーズフィルタを用いたインタポレータ
  • 第8章 有理数比サンプリングレート変換器の高効率構成法
    • 8.1 インタポレータのポリフェーズ構成より始める方法
    • 8.2 デシメータのポリフェーズ構成より始める方法
    • 8.3 変換比が逆の変換器の構成
  • 第9章 大きい整数比のデシメータとインタポレータの多段構成
    • 9.1 インタポレーテッドFIRフィルタ設計技法
    • 9.2 デシメータの2段構成
    • 9.3 所要計算量が最小の多段構成デシメータの構成法
    • 9.4 インタポレータの2段実現
    • 9.5 変換比が等しいデシメータとインタポレータの構成の双対性
  • 第10章 マルチレートフィルタ
    • 10.1 狭帯域マルチレート低域フィルタ
    • 10.2 2段デシメータとインタポレータを用いるタイプB低域フィルタ
    • 10.3 IFIR技法による狭帯域高域,帯域フィルタ
    • 10.4 狭帯域マルチレート高域フィルタ
    • 10.5 狭帯域マルチレート帯域フィルタ
    • 10.6 ダイアディック縦続接続を用いるマルチレート低域フィルタ
    • 10.7 広帯域急峻各種マルチレートフィルタ
    • 10.8 任意の中帯域急峻フィルタ(周波数応答マスキング法)
    • 10.9 フィルタ以外の信号処理へのマルチレート技法の応用
  • 第11章 合成数分数倍サンプリングレート変換器の多段構成
    • 11.1 合成数分数倍サンプリングレート変換器の多段構成の基礎
    • 11.2 大きいL,Mの合成数分数倍サンプリングレート変換器の一段構成
    • 11.3 147/160倍サンプリングレート変換器の多段構成例
    • 11.4 160/147倍サンプリングレート変換器のジグザグ多段構成例
    • 11.5 320/441倍サンプリングレート変換器のジグザグ多段構成例
    • 11.6 441/320倍サンプリングレート変換器のジグザグ多段構成例
  • 第12章 任意数(有理数,無理数)倍のサンプリングレート変換器
    • 12.1 任意実数倍の同期及び非同期サンプリングレート変換
    • 12.2 L倍インタポレータ出力によるL/R倍SR変換値の近似方法
    • 12.3 4個の時変係数トランスバーサルフィルタを用いるFarrow構造
    • 12.4 L倍インタポレータの2段構成

工学・工業 ランキング

工学・工業のランキングをご紹介します一覧を見る

前へ戻る

次に進む