サイト内検索

詳細検索

ヘルプ

セーフサーチについて

性的・暴力的に過激な表現が含まれる作品の表示を調整できる機能です。
ご利用当初は「セーフサーチ」が「ON」に設定されており、性的・暴力的に過激な表現が含まれる作品の表示が制限されています。
全ての作品を表示するためには「OFF」にしてご覧ください。
※セーフサーチを「OFF」にすると、アダルト認証ページで「はい」を選択した状態になります。
※セーフサーチを「OFF」から「ON」に戻すと、次ページの表示もしくはページ更新後に認証が入ります。

児童書・絵本・文房具 全品ポイント2倍キャンペーン (~12/26)

目次

  • 1章 集積回路とは
    • 1・1 集積回路の歴史
    • 1・2 集積回路の種類・分類
    • 1・3 集積回路の働き(用途)
    • 1・4 集積回路の設計から製造までの流れ
    • 演習問題
  • 2章 MOSトランジスタの動作原理
    • 2・1 シリコン結晶とドーピング
    • 2・2 pn接合
    • 2・3 MOSトランジスタの構造と動作
    • 2・4 MOSトランジスタの記号
    • 2・5 MOSトランジスタの電気的特性
    • 2・6 相互コンダクタンスとしきい値電圧
    • 2・7 しきい値電圧の解析
    • 演習問題
  • 3章 CMOSインバータ
    • 3・1 インバータの構成
    • 3・2 CMOSインバータの入出力特性
    • 3・3 雑音余裕
    • 3・4 多段接続による論理レベルの再生
    • 演習問題
  • 4章 CMOSスタティック基本ゲート
    • 4・1 CMOS回路による論理ゲート
    • 4・2 複合論理ゲートの構成法
    • 4・3 CMOSスイッチ
    • 演習問題
  • 5章 プロセスフローとCMOSレイアウト設計
    • 5・1 半導体プロセスフロー
    • 5・2 CMOSトランジスタのプロセスフロー
    • 5・3 レイアウト
    • 演習問題
  • 6章 CMOS組合せ論理回路
    • 6・1 デコーダ(k入力・2k出力)
    • 6・2 エンコーダ(2k入力・k出力)
    • 6・3 プライオリティエンコーダ(2k入力・k出力)
    • 6・4 マルチプレクサ(セレクタ:k入力・1出力)
    • 6・5 デマルチプレクサ(1入力・k出力)
    • 6・6 トライステートインバータとトライステートバッファ
    • 6・7 双方向バッファとバス
    • 演習問題
  • 7章 ラッチとフリップフロップ
    • 7・1 ラッチとフリップフロップの分類
    • 7・2 クロスカップルドラッチの双安定性
    • 7・3 Dラッチ
    • 7・4 Dフリップフロップ
    • 7・5 SRラッチ
    • 7・6 Dフリップフロップ応用:非同期リセットつきDフリップフロップ
    • 7・7 Dフリップフロップ応用:レジスタ
    • 7・8 Dフリップフロップ応用:カウンタ
    • 演習問題
  • 8章 スイッチング特性
    • 8・1 インバータ回路動作の簡易解析
    • 8・2 インバータ回路における負荷容量とトランジスタのオン抵抗
    • 8・3 伝搬遅延時間とファンアウト
    • 8・4 リングオシレータの発振周波数
    • 8・5 立ち上がり時間,立ち下がり時間の詳細特性解析と遅延時間
    • 演習問題
  • 9章 同期設計
    • 9・1 順序回路の設計法
    • 9・2 クロックと同期設計
    • 9・3 セットアップ時間とホールド時間
    • 9・4 同期回路の最高動作クロック周波数
    • 9・5 クロックスキューとその対策
    • 演習問題
  • 10章 演算回路
    • 10・1 数値データの表現方法
    • 10・2 2の補数を使った加減算
    • 10・3 加減算回路
    • 10・4 高速加算回路
    • 10・5 シフト回路
    • 10・6 算術論理演算ユニット(ALU)
    • 10・7 乗算回路
    • 演習問題
  • 11章 メモリ回路
    • 11・1 メモリの分類
    • 11・2 マスクROM
    • 11・3 SRAM
    • 11・4 フラッシュメモリ
    • 11・5 DRAM
    • 11・6 新しい不揮発メモリFeRAM・MRAM・PRAM
    • 演習問題
  • 12章 ディジタル回路の設計フロー
    • 12・1 ネットリスト記述
    • 12・2 RTL記述
    • 12・3 集積回路の設計フロー
    • 演習問題
  • 13章 消費電力
    • 13・1 動的消費電力
    • 13・2 静的消費電力
    • 13・3 消費電力のトレンド
    • 13・4 動的消費電力低減のための手法
    • 13・5 待機電流低減のための手法
    • 演習問題
  • 14章 寄生素子と2次効果
    • 14・1 MOSトランジスタの寄生容量
    • 14・2 拡散層における寄生抵抗
    • 14・3 メタル配線の寄生素子
    • 14・4 2次効果
    • 14・5 微細MOSトランジスタ特有の現象
    • 演習問題
  • 15章 比例縮小則と微細化の課題
    • 15・1 比例縮小則
    • 15・2 微細化による比例縮小阻害要因と等価的スケーリング技術
    • 演習問題